Xilinx/XC7K480T-2FFG1156I/XC7K480T/IC BOM FPGA/circuito integrado
Especificaciones
Atributo del producto | Valor de atributo |
Fabricante: | Xilinx |
Categoria de producto: | FPGA: matriz de puertas programables en campo |
RoHS: | Detalles |
Serie: | XC7K480T |
Número de elementos lógicos: | 477760 LE |
Número de E/S: | 400 E/S |
Tensión de alimentación – mín.: | 1V |
Tensión de alimentación – Máx.: | 1V |
Temperatura mínima de funcionamiento: | - 40ºC |
Temperatura máxima de funcionamiento: | + 100 ºC |
Velocidad de datos: | 12,5 GB/s |
Número de transceptores: | 32 Transceptor |
Estilo de montaje: | SMD/SMT |
Paquete/estuche: | FCBGA-1156 |
Marca: | Xilinx |
RAM distribuida: | 6788 kbits |
RAM de bloque integrada – EBR: | 34380 kbits |
Frecuencia máxima de funcionamiento: | 640MHz |
Sensible a la humedad: | Sí |
Número de bloques de matriz lógica – LAB: | 37325 LABORATORIO |
Voltaje de suministro operativo: | 1V |
Tipo de producto: | FPGA: matriz de puertas programables en campo |
Cantidad de paquete de fábrica: | 1 |
Subcategoría: | Circuitos integrados lógicos programables |
Nombre comercial: | Kintex |
Descripción general de las FPGA XC7K480T-2FFG1156I
Descripción general
Los FPGA de la serie Xilinx® 7 comprenden cuatro familias de FPGA que abordan la gama completa de requisitos del sistema, desde aplicaciones de bajo costo, factor de forma pequeño, sensibles al costo y de gran volumen hasta ancho de banda de conectividad de gama ultra alta, capacidad lógica y capacidad de procesamiento de señales. para las aplicaciones de alto rendimiento más exigentes.Los FPGA de la serie 7 incluyen:
• Familia Spartan®-7: optimizada para ofrecer bajo costo, menor consumo de energía y alto rendimiento de E/S.Disponible en empaques de factor de forma muy pequeño y de bajo costo para el tamaño más pequeño de PCB.
• Familia Artix®-7: optimizada para aplicaciones de baja potencia que requieren transceptores en serie y alto rendimiento lógico y DSP.Proporciona el costo total de lista de materiales más bajo para aplicaciones de alto rendimiento y sensibles a los costos.
• Familia Kintex®-7: optimizada para obtener el mejor precio-rendimiento con una mejora 2 veces mayor en comparación con la generación anterior, lo que permite una nueva clase de FPGA.
• Familia Virtex®-7: optimizada para lograr el máximo rendimiento y capacidad del sistema con una mejora del doble en el rendimiento del sistema.Dispositivos de mayor capacidad habilitados por la tecnología de interconexión de silicio apilada (SSI).
Construidos sobre una tecnología de proceso de puerta de metal de alta k (HKMG) de 28 nm, alto rendimiento, bajo consumo (HPL) de última generación, los FPGA de la serie 7 permiten un aumento sin precedentes en el rendimiento del sistema con 2,9 Tb/ s de ancho de banda de E/S, capacidad de 2 millones de celdas lógicas y DSP de 5,3 TMAC/s, mientras consume un 50 % menos de energía que los dispositivos de la generación anterior para ofrecer una alternativa totalmente programable a los ASSP y ASIC.
Características
• Lógica FPGA avanzada de alto rendimiento basada en tecnología de tabla de búsqueda (LUT) real de 6 entradas configurable como memoria distribuida.
• RAM en bloque de doble puerto de 36 Kb con lógica FIFO incorporada para almacenamiento en búfer de datos en el chip.
• Tecnología SelectIO™ de alto rendimiento compatible con interfaces DDR3 de hasta 1.866 Mb/s.
• Conectividad en serie de alta velocidad con transceptores multigigabit integrados desde 600 Mb/s hasta velocidades máximas de 6,6 Gb/s hasta 28,05 Gb/s, que ofrece un modo especial de bajo consumo, optimizado para interfaces de chip a chip .
• Una interfaz analógica configurable por el usuario (XADC), que incorpora convertidores analógicos a digitales duales de 12 bits y 1 MSPS con sensores térmicos y de suministro en chip.
• Segmentos DSP con multiplicador de 25 x 18, acumulador de 48 bits y preagregador para filtrado de alto rendimiento, incluido filtrado de coeficiente simétrico optimizado.
• Potentes mosaicos de administración de reloj (CMT), que combinan bloques de bucle de bloqueo de fase (PLL) y administrador de reloj de modo mixto (MMCM) para alta precisión y baja fluctuación.
• Bloque integrado para PCI Express® (PCIe), para diseños de terminales y puertos raíz de hasta x8 Gen3.
• Amplia variedad de opciones de configuración, incluida la compatibilidad con memorias básicas, cifrado AES de 256 bits con autenticación HMAC/SHA-256 y detección y corrección SEU integradas.
• Empaquetado de bajo costo, con enlace por cable, flip-chip sin tapa y flipchip de alta integridad de señal que ofrece una fácil migración entre miembros de la familia en el mismo paquete.Todos los paquetes disponibles en la opción Pb-free y paquetes seleccionados en la opción Pb.
• Diseñado para un alto rendimiento y la menor potencia con 28 nm, HKMG, proceso HPL, tecnología de proceso de voltaje central de 1,0 V y opción de voltaje central de 0,9 V para una potencia aún menor.
La serie XC7K480T-2FFG1156I de FPGA (Field Programmable Gate Array) de Xilinx es FPGA, Kintex-7, MMCM, PLL, 400 E/S, 710 MHz, 477760 celdas, 970 mV a 1,03 V, FCBGA-1156, vea sustitutos y alternativas con hojas de datos, existencias y precios de distribuidores autorizados en FPGAkey.com, y también puede buscar otros productos FPGA.
Características
Lógica FPGA avanzada de alto rendimiento basada en tecnología de tabla de búsqueda (LUT) de 6 entradas reales configurable como memoria distribuida.
RAM en bloque de doble puerto de 36 Kb con lógica FIFO incorporada para almacenamiento en búfer de datos en el chip.
Tecnología SelectIO de alto rendimiento con soporte para interfaces DDR3 de hasta 1.866 Mb/s.
Conectividad en serie de alta velocidad con transceptores multigigabit integrados desde 600 Mb/s hasta velocidades máximas de 6,6 Gb/s hasta 28,05 Gb/s, que ofrece un modo especial de bajo consumo, optimizado para interfaces de chip a chip.
Una interfaz analógica configurable por el usuario (XADC), que incorpora convertidores analógicos a digitales duales de 12 bits y 1 MSPS con sensores térmicos y de suministro en chip.
Cortes DSP con multiplicador de 25 x 18, acumulador de 48 bits y preagregador para filtrado de alto rendimiento, incluido filtrado de coeficiente simétrico optimizado.
Potentes mosaicos de administración de reloj (CMT), que combinan bloques de bucle de bloqueo de fase (PLL) y administrador de reloj de modo mixto (MMCM) para alta precisión y baja fluctuación.
Bloque integrado para PCI Express (PCIe), para diseños de endpoint y puerto raíz de hasta x8 Gen3.
Amplia variedad de opciones de configuración, incluida la compatibilidad con memorias básicas, cifrado AES de 256 bits con autenticación HMAC/SHA-256 y detección y corrección SEU integradas.
Empaquetado de bajo costo, con chip giratorio, sin tapa y de alta integridad de señal, que ofrece una fácil migración entre miembros de la familia en el mismo paquete.Todos los paquetes disponibles en la opción Pb-free y paquetes seleccionados en la opción Pb.
Diseñado para un alto rendimiento y la menor potencia con 28 nm, HKMG, proceso HPL, tecnología de proceso de voltaje central de 1,0 V y opción de voltaje central de 0,9 V para una potencia aún menor.