XC2C256-7TQG144C QFP144 xilinx chips 1,8 V cantidad de entrada-salida 118 FLASH PLD IC electrónico
Atributos del producto
TIPO | DESCRIPCIÓN | SELECCIONAR |
Categoría | Circuitos integrados (CI) |
|
fabricante | AMD Xilinx |
|
Serie | Cool Runner II |
|
Paquete | Bandeja |
|
Estado del producto | Activo |
|
Tipo programable | En sistema programable |
|
Tiempo de retardo tpd(1) máx. | 6,7 segundos |
|
Suministro de voltaje – Interno | 1,7 V ~ 1,9 V |
|
Número de elementos/bloques lógicos | 16 |
|
Número de macrocélulas | 256 |
|
Número de puertas | 6000 |
|
Número de E/S | 118 |
|
Temperatura de funcionamiento | 0°C ~ 70°C (TA) |
|
Tipo de montaje | Montaje superficial |
|
Paquete / Estuche | 144-LQFP |
|
Paquete de dispositivo del proveedor | 144-TQFP (20×20) |
|
Número de producto básico | XC2C256 |
|
Informar de un error en la información del producto
Ver similares
Documentos y medios
TIPO DE RECURSO | ENLACE |
Hojas de datos | XC2C256 Hoja de datos |
Información ambiental | Certificado RoHS de Xiliinx |
Producto destacado | CPLD CoolRunner™-II |
Asamblea/origen del PCN | Cambio de marco principal de desarrollo múltiple 29/octubre/2018 |
Hoja de datos HTML | XC2C256 Hoja de datos |
Clasificaciones ambientales y de exportación
ATRIBUTO | DESCRIPCIÓN |
Estado RoHS | Cumple con ROHS3 |
Nivel de sensibilidad a la humedad (MSL) | 3 (168 horas) |
Estado de ALCANCE | REACH No afectado |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Un dispositivo lógico programable complejo (CPLD) es un dispositivo lógico con matrices y macroceldas Y/O completamente programables.Las macrocélulas son los componentes principales de un CPLD, que contienen operaciones lógicas complejas y lógica para implementar expresiones en forma normal disyuntiva.Las matrices AND/OR son completamente reprogramables y responsables de realizar varias funciones lógicas.Las macrocélulas también se pueden definir como bloques funcionales responsables de realizar lógica secuencial o combinatoria.
Un dispositivo lógico programable complejo es un producto innovador en comparación con dispositivos lógicos anteriores como matrices lógicas programables (PLA) y lógica de matriz programable (PAL).Los dispositivos lógicos anteriores no eran programables, por lo que la lógica se construía combinando varios chips lógicos.Un CPLD tiene una complejidad entre PAL y matrices de puertas programables en campo (FPGA).También tiene las características arquitectónicas de PAL y FPGA.La principal diferencia arquitectónica entre un CPLD y un FPGA es que los FPGA se basan en tablas de búsqueda, mientras que los CPLD se basan en un mar de puertas.
Las características comunes de los CPLD y los FPGA son que ambos tienen una gran cantidad de puertas y disposiciones flexibles para la lógica.Mientras que las características comunes entre CPLD y PAL incluyen memoria de configuración no volátil.Los CPLD son líderes en el mercado de dispositivos lógicos programables y tienen múltiples beneficios como programación avanzada, bajo costo, no volátil y fácil de usar.
Adispositivo lógico programable complejo(CPLD) es undispositivo lógico programablecon complejidad entre la dePALyFPGA, y características arquitectónicas de ambos.El elemento principal de la CPLD es unamacrocelda, que contiene lógica que implementaforma normal disyuntivaexpresiones y operaciones lógicas más especializadas.
Características[editar]
Algunas de las características de CPLD son comunes conPAL:
- Memoria de configuración no volátil.A diferencia de muchos FPGA, una configuración externaROMno es necesario y el CPLD puede funcionar inmediatamente al iniciar el sistema.
- Para muchos dispositivos CPLD heredados, el enrutamiento limita la mayoría de los bloques lógicos a tener señales de entrada y salida conectadas a pines externos, lo que reduce las oportunidades de almacenamiento de estado interno y lógica en capas profundas.Por lo general, esto no es un factor para los CPLD más grandes y las familias de productos CPLD más nuevas.
Otras características son comunes conFPGA:
- Gran cantidad de puertas disponibles.Los CPLD suelen tener el equivalente de miles a decenas de miles depuertas lógicas, permitiendo la implementación de dispositivos de procesamiento de datos moderadamente complicados.Los PAL suelen tener unos pocos cientos de equivalentes de puerta como máximo, mientras que los FPGA suelen oscilar entre decenas de miles y varios millones.
- Algunas disposiciones para una lógica más flexible quesuma de productoexpresiones, incluidas rutas de retroalimentación complicadas entre macroceldas y lógica especializada para implementar varias funciones de uso común, comoentero aritmética.
La diferencia más notable entre un CPLD grande y un FPGA pequeño es la presencia de memoria no volátil en el chip en el CPLD, lo que permite que los CPLD se utilicen para "cargador de arranque”, antes de ceder el control a otros dispositivos que no tienen su propio almacenamiento permanente de programas.Un buen ejemplo es cuando se utiliza un CPLD para cargar datos de configuración para una FPGA desde una memoria no volátil.[1]
Distinciones[editar]
Los CPLD fueron un paso evolutivo respecto de dispositivos aún más pequeños que los precedieron,PLA(enviado por primera vez porSeñalética), yPAL.Estos a su vez fueron precedidos porlógica estándarproductos que no ofrecían programabilidad y se usaban para construir funciones lógicas cableando físicamente varios chips lógicos estándar (o cientos de ellos) juntos (generalmente con cableado en una placa o placas de circuito impreso, pero a veces, especialmente para la creación de prototipos, usandocable enrrolladoalambrado).
La principal distinción entre las arquitecturas de dispositivos FPGA y CPLD es que los CPLD se basan internamente entablas de búsqueda(LUT) mientras que los FPGA usanbloques lógicos.