Circuito integrado LCMXO2-2000HC-4TG144C nuevo y original
Atributos del producto
TIPO | DESCRIPCIÓN |
Categoría | Circuitos integrados (CI)Integrado: FPGA (matriz de puertas programables en campo) |
fabricante | Corporación de semiconductores de celosía |
Serie | MachXO2 |
Paquete | Bandeja |
Estado del producto | Activo |
Número de LAB/CLB | 264 |
Número de elementos/celdas lógicas | 2112 |
Bits de RAM totales | 75776 |
Número de E/S | 111 |
Suministro de voltaje | 2,375 V ~ 3,465 V |
Tipo de montaje | Montaje superficial |
Temperatura de funcionamiento | 0°C ~ 85°C (TJ) |
Paquete / Estuche | 144-LQFP |
Paquete de dispositivo del proveedor | 144-TQFP (20x20) |
Número de producto básico | LCMXO2-2000 |
SPQ | 60/piezas |
Introducción
Matriz de puertas programables en campo, que es producto de un mayor desarrollo sobre la base de dispositivos programables como PAL, GAL, CPLD, etc.Aparece como un circuito semipersonalizado en el campo de los circuitos integrados de aplicaciones específicas (ASIC), que no solo resuelve las deficiencias de los circuitos personalizados, sino que también supera las deficiencias del número limitado de circuitos de puerta de dispositivos programables originales.
Principio de funcionamiento
La FPGA adopta un nuevo concepto de matriz de celdas lógicas LCA (Logic Cell Array), que incluye tres partes: módulo lógico configurable CLB, módulo de entrada y salida IOB (Bloque de entrada y salida) y conexión interna (Interconexión).Las características básicas de los FPGA son:
1) Al utilizar FPGA para diseñar circuitos ASIC, los usuarios no necesitan producir chips para obtener un chip adecuado.
2) La FPGA se puede utilizar como muestra piloto de otros circuitos ASIC totalmente personalizados o semipersonalizados.
3) La FPGA tiene una gran cantidad de flip-flops y pines de E/S en su interior.
4) La FPGA es uno de los dispositivos con ciclo de diseño más corto, menor costo de desarrollo y menor riesgo en el circuito ASIC.
5) La FPGA adopta un proceso CHMOS de alta velocidad, bajo consumo de energía y puede ser compatible con niveles CMOS y TTL.
Se puede decir que los chips FPGA son una de las mejores opciones para que los sistemas de lotes pequeños mejoren la integración y la confiabilidad del sistema.
La FPGA está programada mediante un programa almacenado en la RAM del chip para establecer su estado operativo, por lo que la RAM del chip debe programarse cuando funciona.Los usuarios pueden utilizar diferentes métodos de programación según los diferentes modos de configuración.
Cuando se enciende, el chip FPGA lee los datos de la EPROM en la RAM de programación del chip y, una vez completada la configuración, la FPGA entra en estado de funcionamiento.Después de que se corta la energía, la FPGA vuelve a tener hojas blancas y la relación lógica interna desaparece, por lo que la FPGA se puede usar repetidamente.La programación de FPGA no requiere un programador de FPGA dedicado, solo un programador de EPROM y PROM de uso general.Cuando necesite modificar la función FPGA, simplemente cambie la EPROM.De esta manera, el mismo FPGA, con diferentes datos de programación, puede producir diferentes funciones de circuito.Por tanto, el uso de FPGA es muy flexible.
Modos de configuración
La FPGA tiene una variedad de modos de configuración: el modo principal paralelo es una FPGA más una EPROM;El modo maestro-esclavo puede admitir una PIECE PROM que programa múltiples FPGA;El modo serie se puede programar con serial PROM FPGA;El modo periférico permite utilizar la FPGA como periférico de un microprocesador, programado por el microprocesador.
Cuestiones como lograr un cierre de temporización rápido, reducir el consumo y el costo de energía, optimizar la gestión del reloj y reducir la complejidad de los diseños de FPGA y PCB siempre han sido cuestiones clave para los ingenieros de diseño de sistemas que utilizan FPGA.Hoy en día, a medida que los FPGA avanzan hacia una mayor densidad, mayor capacidad, menor consumo de energía y más integración IP, los ingenieros de diseño de sistemas se benefician de estos rendimientos superiores mientras enfrentan nuevos desafíos de diseño debido a los niveles sin precedentes de rendimiento y capacidad de los FPGA.