5CEFA5F23I7N Conjunto de puertas programables en campo (FPGA) Cyclone® VE IC 240 5001216 77000 484-BGA
Atributos del producto
TIPO | ILUSTRAR |
categoría | Matrices de puertas programables en campo (FPGA) |
fabricante | Intel |
serie | ciclón® VE |
envoltura | bandeja |
Estado del producto | Activo |
DigiKey es programable | No verificado |
Número de laboratorio/CLB | 29080 |
Número de elementos/unidades lógicas | 77000 |
Número total de bits de RAM | 5001216 |
E/S 數 | 240 |
Voltaje - Fuente de alimentación | 1,07 V ~ 1,13 V |
Tipo de instalación | Tipo de adhesivo de superficie |
Temperatura de funcionamiento | -40°C ~ 100°C(TJ) |
Paquete/vivienda | 484-BGA |
Encapsulación de componentes del proveedor | 484-FBGA (23x23) |
Número maestro del producto | 5CEFA5 |
Introducción del producto
Los dispositivos Cyclone® V están diseñados para adaptarse simultáneamente a los cada vez más reducidos requisitos de consumo de energía, costos y tiempo de comercialización;y los crecientes requisitos de ancho de banda para aplicaciones de gran volumen y sensibles a los costos.Mejorados con transceptores integrados y controladores de memoria dura, los dispositivos Cyclone V son adecuados para aplicaciones en los mercados industrial, inalámbrico y por cable, militar y automotriz.
Características del producto
Tecnología
- Tecnología de proceso de bajo consumo (28LP) de 28 nm de TSMC
- Tensión del núcleo de 1,1 V.
embalaje
- Paquetes de alambre bajo en halógenos
- Múltiples densidades de dispositivos con huellas de paquetes compatibles para una migración fluida entre diferentes densidades de dispositivos
- Opciones con plomo y compatibles con RoHS
Tejido FPGA de alto rendimiento
- ALM mejorado de 8 entradas con cuatro registros
Bloques de memoria interna
- M10K: bloques de memoria de 10 kilobits (Kb) con código de corrección de errores (ECC)
- Bloque de matriz lógica de memoria (MLAB): LUTRAM distribuida de 640 bits donde puede utilizar hasta el 25 % de los ALM como memoria MLAB
Bloques de IP duros integrados
- Soporte nativo para hasta tres niveles de precisión de procesamiento de señal (tres multiplicadores de 9 x 9, dos de 18 x 18 o un multiplicador de 27 x 27) en el mismo bloque DSP de precisión variable
- Acumulador y cascada de 64 bits.
- Memoria de coeficientes interna integrada
- Preadder/restador para mejorar la eficiencia
- DDR3, DDR2 y LPDDR2 con soporte ECC de 16 y 32 bits
- IP rígida PCI Express* (PCIe*) Gen2 y Gen1 (x1, x2 o x4) con soporte multifunción, terminal y puerto raíz
Configuración
- Protección amper: protección integral del diseño para proteger sus valiosas inversiones en propiedad intelectual.
- Funciones de seguridad de diseño mejoradas del estándar de cifrado avanzado (AES)
- CvP
- Reconfiguración dinámica de la FPGA.
- Opciones de configuración serie activa (AS) x1 y x4, serie pasiva (PS), JTAG y paralelo pasivo rápido (FPP) x8 y x16
- Fregado interno (2)
- Reconfiguración parcial (3)
Escribe aquí tu mensaje y envíanoslo